VeriSilicon Microelectronics (Shanghai) バランスシートの健全性
財務の健全性 基準チェック /56
VeriSilicon Microelectronics (Shanghai)の総株主資本はCN¥2.3B 、総負債はCN¥1.2Bで、負債比率は51.4%となります。総資産と総負債はそれぞれCN¥4.7BとCN¥2.4Bです。
主要情報
51.4%
負債資本比率
CN¥1.19b
負債
インタレスト・カバレッジ・レシオ | n/a |
現金 | CN¥819.36m |
エクイティ | CN¥2.31b |
負債合計 | CN¥2.41b |
総資産 | CN¥4.72b |
財務の健全性に関する最新情報
更新なし
Recent updates
財務状況分析
短期負債: 688521の 短期資産 ( CN¥2.8B ) が 短期負債 ( CN¥1.4B ) を超えています。
長期負債: 688521の短期資産 ( CN¥2.8B ) が 長期負債 ( CN¥979.7M ) を上回っています。
デット・ツー・エクイティの歴史と分析
負債レベル: 688521の 純負債対資本比率 ( 15.9% ) は 満足できる 水準であると考えられます。
負債の削減: 688521の負債対資本比率は、過去 5 年間で12.1%から51.4%に増加しました。
貸借対照表
キャッシュ・ランウェイ分析
過去に平均して赤字であった企業については、少なくとも1年間のキャッシュ・ランウェイがあるかどうかを評価する。
安定したキャッシュランウェイ: 688521は、現在の フリーキャッシュフロー に基づき、1 年以上にわたって十分な キャッシュランウェイ を有しています。
キャッシュランウェイの予測: 688521フリーキャッシュフローが毎年11.2 % の歴史的率で減少し続ける場合、3 年以上にわたって十分なキャッシュランウェイを持っています。